本发明公开了一种基于广义相关系数的FPGA(现场可编程门阵列)运算电路,其架构组成包括:阵列乘法累加器、移位寄存器、乘法器、流水线、开方器、除法器,寄存器。当环境噪声中含有脉冲噪声成分时,匹配滤波器基本失效,而广义相关系数所囊括的SR(斯皮尔曼秩次相关系数)和KT(肯德尔秩次相关系数),在脉冲噪声干扰下仍能表现出极佳的稳健性;利用FPGA丰富的逻辑资源和高速的并行处理能力,该运算电路实现了基于SR、KT、PPMCC(积矩相关系数)的实时、快速的信号相关处理,可应用于雷达、声纳测距和GNSS(全球导航卫星系统)信号捕获、跟踪等信号处理技术。
声明:
“基于广义相关系数的FPGA运算电路” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)