本发明提供了一种层次化多重冗余的磁性随机存储器,包括控制电路、错误检测和校正电路、存储模块、行列地址映射表、块地址映射表;存储模块由K+K’个数据块组成,其中K个数据块是普通块,另外K’个数据块是冗余块;每个数据块有M+M’行、N+N’列,其中M个行是普通行,另外M’个行是冗余行,其中N个列是普通列,另外N’个列是冗余行。本发明通过在不同层次上的冗余,避免了对每一块/行/列都配置专门的失效地址映射表,使用错误检测和校正电路进行实时的错误检测和失效地址映射表更新。从而以较低的成本,使MRAM
芯片在部分存储单元失效的情况下仍然能正常工作。
声明:
“层次化多重冗余的磁性随机存储器及其运行方法” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)