本发明涉及一种嵌入式存储器的冗余结构,包括:正常数据存储阵列,用于正常情况下的数据存储;冗余存储阵列,用于替换正常数据存储阵列中的故障列;MBIST控制器,用于控制存储器的自检测行为;MBIST地址发生器,用于产生自检测状态下的存储器地址;MBIST数据发生器,用于产生自检测状态下的数据;MBIST校验模块,用于接收原始数据和读出数据,并判断存储器是否正常;MBIST响应模块,用于对自检测结果作出响应,如果存储器出现异常,则改变存储器读写地址映射关系,否则保持不变。这种结构在65nm以下工艺下有利于提高嵌入式存储器的自修复率,降低使用中嵌入式存储器失效的风险,同时不会过多增加产品的硬件开销。
声明:
“嵌入式存储器的冗余结构” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)