为了解决高频反相检测时钟信号Q2和Q4可能发生的检测时钟信号Q2和检测时钟信号Q4同时为高电平时,导致新型信号下降沿边沿检测电路失效的问题,本实用新型提出一种不存在高电平交集的反相检测时钟发生电路,其将时钟信号Fclk通过或非门以及延时器的组合,避免了所有的时序中高频反相检测时钟信号Q2和Q4同时出现高电平的情形。
声明:
“不存在高电平交集的反相检测时钟发生电路” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)