一种抑制GaN半桥模块电压尖峰与电流谐振的无损缓冲电路及其测试电路,属于宽禁带半导体功率器件驱动技术领域。本发明针对现有使用GaN功率器件的半桥模块,由于功率器件开关速度快而引起的电压与电流尖峰会危害系统稳定的问题。它主要由电感、电容与二极管依次并联后再与另一电容串联构成;所述无损缓冲电路连接在GaN半桥模块的上桥臂功率器件漏极与下桥臂功率器件源极之间。本发明在桥式电路拓扑的功率回路寄生电感电流变化时,可为其提供低阻抗回路,从而抑制了功率器件两端的尖峰电压,并可破坏GaN半桥模块中的电流谐振回路,从而避免模块出口处的电流振荡。
声明:
“抑制GaN半桥模块电压尖峰与电流谐振的无损缓冲电路及其测试电路” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)