本发明公开一种大面积纳米结构阵列的制备方法,包括如下步骤:提供一导电基体;在所述导电基体上沉积一金属薄膜层,其中所述金属薄膜层被划分成多个区域;测量所述金属薄膜层上多个区域的厚度及所述多个区域的厚度与
电化学氧化时间之间的一一对应关系;润湿所述金属薄膜层的表面并对所述表面进行第一氧化处理;对所述金属薄膜层进行第二氧化处理,并根据所述金属薄膜层上多个区域的厚度与电化学氧化时间之间一一对应关系控制所述金属薄膜层上的所述多个区域的氧化时间。本发明通过测量所述金属薄膜层上多个区域的厚度及所述多个区域的厚度与电化学氧化时间之间的一一对应关系,来控制所述金属薄膜层上多个区域的氧化时间,使所述金属薄膜层上每个区域的氧化都得到精确地控制,因而可以在大尺寸的导电基体上形成高度有序的大面积纳米结构阵列。
声明:
“大面积纳米结构阵列的制备方法” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)