本发明公开了一种串行读出光子计数
芯片,与探测器连接,其包括像素单元阵列模块和读出逻辑模块,像素单元阵列模块包括多个以阵列方式排列成若干行和若干列的像素,每行中的所有像素依次串联,且每两行像素串联,串联的两行像素为非相邻行像素;以减少芯片扇出引脚数目,即使出现某一像素失效,图像仍然可以通过相邻行像素数值插值复原。读出逻辑模块用于控制像素单元阵列模块的读出/计数状态,以及根据外部输入的控制指令产生控制信号;每个像素对探测器的像素产生的光电信号进行信号处理生成数字脉冲;根据控制信号和所述数字脉冲选择计数模式、读出数据或计数;通过选择计数模式,可使串行输出频率达375MHz以上,从而保证射线利用率。
声明:
“串行读出光子计数芯片” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)