本发明公开了一种基于FPGA开发板的板间光互连网络拓扑结构性能的检测方法。基于FPGA检测板间光互连的性能。FPGA构成片上的互连结构,每一片的FPGA
芯片上都设有与其它板块进行信息交换的接受和发送端口,包括了数据打包模块、数据发送模块、数据接收模块、数据检测模块以及控制模块,这些模块由一个顶层模块进行连接架构,可以在不同的平台上进行模拟。本发明可以检测数据发送的时延、数据发送的误码率以及整个网络拓扑结构的数据吞吐量三项性能指标。适应性较好,可对不同的数量的互连端、不同形式的网络拓扑结构以及不同规格的光器件都能够适用。
声明:
“基于FPGA开发板的板间光互连网络拓扑结构性能的检测方法” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)