本发明公开了一种功率半导体
芯片并联结构及其驱动回路过流失效抑制方法,属于电力电子器件技术领域。本发明设计了一种新型的功率半导体芯片并联结构,包括功率漏极端口、功率源极端口、辅助源极端口、栅极端口和若干个并联的功率半导体芯片,基于对并联功率半导体芯片的源极至辅助源极过流失效现象的分析,在辅助源极和芯片源极间加入了呈正温度特性的热敏元件,在正常运行过程中可充当驱动回路电阻,不影响运行;在并联结构老化或故障状态下,失衡电流流经热敏电阻,使其升温以及阻值增大,抑制芯片驱动回路上失衡电流的幅值,避免驱动回路过流失效,提高了功率半导体模块的使用寿命和运行可靠性。
声明:
“功率半导体芯片并联结构及其驱动回路过流失效抑制方法” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)