本发明公开了用于监测集成电路(IC)器件中的铜腐蚀的系统和方法。形成于IC器件中的腐蚀敏感结构可以包括与n型有源区相邻的p型有源区,以限定p‑n结空间电荷区。在硅上方形成的铜区可通过相应触点连接至p区和n区两者,从而限定短路。例如,在CMP工艺期间入射在p‑n结空间电荷区上的光经由短路产生流过金属区的电流,这驱动引起铜区腐蚀的化学反应。由于短路配置,铜区对腐蚀高度敏感。腐蚀敏感结构可被布置为在IC器件中具有较少的腐蚀敏感铜结构,其中腐蚀敏感结构用作监测IC器件中铜腐蚀的代理。
声明:
“用于监测集成电路器件中的铜腐蚀的系统和方法” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)