本发明涉及一种基于FPGA的高斯白噪声发生器和压制干扰模拟器,属于雷达技术领域。该模拟器采用多模块方式检测得到雷达信号的PDW信息,并在此基础上,引导模拟器利用FPGA产生相关压制干扰;同时本方法采用新型高斯白噪声生成算法,利用Combined‑Tausworthe算法产生均匀随机数,然后通过Box‑Muller算法将均匀随机数转换成高斯白噪声;同时本设备可以实现不同带宽、不同类型的干扰信号,满足多型号多类型的雷达抗干扰性能检测需要,操作方便简单;产生的噪声信号效果逼真,应用广泛。
声明:
“基于FPGA的高斯白噪声发生器及压制干扰模拟器” 该技术专利(论文)所有权利归属于技术(论文)所有人。仅供学习研究,如用于商业用途,请联系该技术所有人。
我是此专利(论文)的发明人(作者)